- 研究会・講演会
- お知らせ等
- 入会のご案内(本部のページへ)
- 関連リンク
このページの2つのバージョン間の差分を表示します。
次のリビジョン | 前のリビジョン | ||
award:2015noguchi [2016/06/25] – 作成 admin | award:2015noguchi [2019/07/10] (現在) – 外部編集 127.0.0.1 | ||
---|---|---|---|
行 1: | 行 1: | ||
====== 第11回野口研究奨励賞 ====== | ====== 第11回野口研究奨励賞 ====== | ||
- | === 上野知洋 (うえの ともひろ)東北大学 大学院 情報科学研究科 === | + | === 上野知洋 (うえの ともひろ)東北大学 大学院 情報科学研究科 === |
- | {{award: | + | |
+ | |||
+ | {{: | ||
== [研究の概要] == | == [研究の概要] == | ||
メモリ帯域の不足は,計算機性能を低下させる大きな要因の一つである.計算機システムにおけるメモリ帯域の向上は困難であるため,データ圧縮を用いて物理的な改良なしに実効帯域を向上させる手法が提案されている.これは,高スループットなハードウェア処理により,メモリとプロセッサ間の通信データを圧縮し,実効メモリ帯域を向上させる試みである.特に大規模なデータを用いる数値シミュレーションなどにおいて,メモリ帯域不足を解消し,計算性能の向上手段として期待されている. | メモリ帯域の不足は,計算機性能を低下させる大きな要因の一つである.計算機システムにおけるメモリ帯域の向上は困難であるため,データ圧縮を用いて物理的な改良なしに実効帯域を向上させる手法が提案されている.これは,高スループットなハードウェア処理により,メモリとプロセッサ間の通信データを圧縮し,実効メモリ帯域を向上させる試みである.特に大規模なデータを用いる数値シミュレーションなどにおいて,メモリ帯域不足を解消し,計算性能の向上手段として期待されている. | ||
- | {{award: | + | |
+ | {{:award: | ||
今回受賞対象となった論文では,FPGAに実装した専用計算コアを用いたストリーム計算において,数値データストリームを効果的に圧縮するハードウェアのパラメータ化と実機における評価とを行っている.先行研究において提案された数値データ圧縮ハードウェアを,様々なビット幅のデータに対応させて評価を行い,実際の数値計算への適用について考察を行っている.実装したハードウェアは,データのビット幅の増加に伴い回路面積の増加と動作周波数の低下が見られたが,単精度,倍精度データの圧縮についてはいずれも高い性能を示している.また,圧縮性能の評価では,単精度,倍精度ともに汎用の圧縮スキームであるbzip2を超える性能を示している.これらの結果により,提案したハードウェアが小面積かつ高スループットであり,圧縮性能においても数値データの圧縮に適していることが示されている. | 今回受賞対象となった論文では,FPGAに実装した専用計算コアを用いたストリーム計算において,数値データストリームを効果的に圧縮するハードウェアのパラメータ化と実機における評価とを行っている.先行研究において提案された数値データ圧縮ハードウェアを,様々なビット幅のデータに対応させて評価を行い,実際の数値計算への適用について考察を行っている.実装したハードウェアは,データのビット幅の増加に伴い回路面積の増加と動作周波数の低下が見られたが,単精度,倍精度データの圧縮についてはいずれも高い性能を示している.また,圧縮性能の評価では,単精度,倍精度ともに汎用の圧縮スキームであるbzip2を超える性能を示している.これらの結果により,提案したハードウェアが小面積かつ高スループットであり,圧縮性能においても数値データの圧縮に適していることが示されている. | ||
- | 成できることを明らかにしている. | ||
== [受賞の感想] == | == [受賞の感想] == |